男人的天堂久久,免费黄网站在线观看,99福利在线观看,欧美性受xxxx喷水大胸 女人被暴躁C到高潮,高清国产精品一区二区三区日本,午夜啪啪片,欧美一区二区三区免费在线观看

新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的絕對(duì)式編碼器通信接口設(shè)計(jì)

基于FPGA的絕對(duì)式編碼器通信接口設(shè)計(jì)

作者: 時(shí)間:2010-04-21 來源:網(wǎng)絡(luò) 收藏

  在本接口的研發(fā)過程中,對(duì)的開發(fā)采用Altera公司的Quartus II 5.1集成環(huán)境,硬件描述語言為VHDL語言。圖4為主程序流程圖。

  圖5為碼盤與之間的通信波形,從位置信號(hào)可以看出該接口工作正常。

  3 結(jié)束語

  本文設(shè)計(jì)了一種基于的絕對(duì)式碼盤智能接口,用以進(jìn)行和伺服驅(qū)動(dòng)器DSP處理器之間的通信。并且具CRC校驗(yàn)等糾錯(cuò)功能。該接口基本可以替代價(jià)格昂貴的專用接口芯片,降低產(chǎn)品的成本,促進(jìn)伺服電機(jī)驅(qū)動(dòng)器的國產(chǎn)化進(jìn)程。


上一頁 1 2 3 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉